Perancangan layout CMOS VLSI untuk comparator 4-bit dan penggunaannya pada simulasi lift, VLSI dengan metode semi custom untuk sistem pengendali lift 3 lantai, layout VLSI untuk unit aritmatika dan logika, layout VLSI untuk simulasi pengendali mesin cuci mobil otomatis
Harry Sudibyo S.;
(Fakultas Teknik Universitas Indonesia, 2004)
|
ABSTRAK Pada peralatan komputer atau elektronika prinsip dasarnya adalah rangkaian digital. Pada sistem digital, keluaran maupun masuknya hanya berupa 1 atau 0. Dengan prinsip ini, menggunakan rangkaian gerbang digital, seperti NOR, NAND, Inverter dan XOR dapat dirancang peralatan yang sangat berguna bagi kebutuhan manusia.Perancangan simulasi lift yang diimplementasikan ini merupakan salah satu aplikasi dari teknologi digital. Rangkaian digital terdiri dari gerbang-gerbang logika digital, maupun yang lebih kompleks lagi, yakni Comparator, D-flip-flop, dan yang lainnya.Penelitian ini terutama membahas perancangan rangkaian simulasi lift, yang dibangun dari rangkaian Comparator, D-flip-flop, Counter, Decoder, Encoder dan gerbang lainnya. Kemudian di gambar layout CMOS dari rangkaian tersebut. Dalam hal ini yang digambarkan dan dijelaskan yaitu adalah : analisa layout CMOS-nya yakni rangkaian Comparator yang merupakan salah satu komponen utama dari simulasi lift. |
LP-Harry Sudibyo S.pdf :: Unduh
|
No. Panggil : | LP-pdf |
Entri utama-Nama orang : | |
Entri tambahan-Nama badan : | |
Subjek : | |
Penerbitan : | Depok: Fakultas Teknik Universitas Indonesia, 2004 |
Program Studi : |
Sumber Pengatalogan | LibUI ind rda |
Tipe Konten | text |
Tipe Media | computer |
Tipe Carrier | online resource |
Deskripsi Fisik | 57 pages : illustration ; 28 cm |
Lembaga Pemilik | Universitas Indonesia |
Lokasi | Perpustakaan UI, Lantai 3 |
No. Panggil | No. Barkod | Ketersediaan |
---|---|---|
LP-pdf | 09-19-259349866 | TERSEDIA |
Ulasan: |
Tidak ada ulasan pada koleksi ini: 20288500 |